西門子與臺(tái)積電擴(kuò)大合作,共同推進(jìn)AI驅(qū)動(dòng)的芯片設(shè)計(jì)
西門子與臺(tái)積電正在深化合作,將AI 驅(qū)動(dòng)的自動(dòng)化技術(shù)全面融入半導(dǎo)體設(shè)計(jì)流程。此次合作是雙方現(xiàn)有伙伴關(guān)系的升級(jí),重點(diǎn)是利用 AI 加速先進(jìn)工藝研發(fā)、提升設(shè)計(jì)效率。
這一合作凸顯出頭部 EDA 廠商與晶圓代工廠正將 AI 深度嵌入芯片設(shè)計(jì)核心流程 —— 該領(lǐng)域直接影響先進(jìn)工藝的上市時(shí)間、良率與市場競爭力。
AI 全面滲透 EDA 設(shè)計(jì)流程
雙方合作的核心是西門子 Fuse EDA AI 系統(tǒng),該系統(tǒng)旨在自動(dòng)化復(fù)雜、多步驟的半導(dǎo)體設(shè)計(jì)任務(wù)。兩家公司將借助西門子 Calibre 與 Aprisa 工具,重點(diǎn)優(yōu)化設(shè)計(jì)規(guī)則檢查(DRC)修復(fù)與物理驗(yàn)證環(huán)節(jié)。
西門子數(shù)字工業(yè)軟件高管安庫爾?古普塔表示:“我們與臺(tái)積電的持續(xù)合作,體現(xiàn)了西門子致力于提供 AI 驅(qū)動(dòng)自動(dòng)化與先進(jìn)半導(dǎo)體設(shè)計(jì)能力,幫助客戶在最先進(jìn)工藝節(jié)點(diǎn)上加速創(chuàng)新。將我們的 AI 技術(shù)與臺(tái)積電領(lǐng)先的工藝技術(shù)相結(jié)合,正幫助客戶實(shí)現(xiàn)速度、精度與設(shè)計(jì)可靠性的全新突破。”
臺(tái)積電方面則強(qiáng)調(diào)了合作的生態(tài)價(jià)值。臺(tái)積電高管阿維克?薩卡爾表示:“臺(tái)積電高度重視與西門子的長期合作伙伴關(guān)系…… 我們正攜手支持下一代半導(dǎo)體設(shè)計(jì)落地。”
先進(jìn)工藝與 3D 集成
除 AI 領(lǐng)域外,西門子 EDA 工具已獲得臺(tái)積電最新工藝認(rèn)證,包括3nm、2nm、A16、A14等節(jié)點(diǎn)。這確保工具可支持先進(jìn)數(shù)字、模擬、射頻、存儲(chǔ)芯片設(shè)計(jì),以及可靠性感知仿真。
合作范圍還延伸至基于臺(tái)積電3DFabric平臺(tái)的3D IC 設(shè)計(jì)。西門子 Calibre 工具可支持堆疊芯片的驗(yàn)證、熱分析與互連驗(yàn)證 —— 在異構(gòu)集成成為主流趨勢下,這些都是關(guān)鍵能力。
此外,雙方合作還覆蓋臺(tái)積電COUPE 硅光子技術(shù),標(biāo)志著兩家公司正全面布局下一代芯片架構(gòu)。












評(píng)論