久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠
智驅功率未來|英飛凌GaN EiceDRIVER?
ADI白皮書|儀器儀表研發工程師必備
Raythink燧石|紅外熱像儀解決方案下載
ADI在線會|家庭總線數據線供電解決方案
我要投稿
|
手機版
技
術
嵌入式
模擬
電源
LED
智能
元件/連接器
EDA/PCB
測試測量
RF/微波
物聯網
應
用
汽車
工控
消費
醫療
光電
手機/便攜
安防
通信
網絡
互
動
論壇
博客
功
能
下載
在線研討會
EETV
電路圖
首頁
資訊
商機
下載
拆解
高校
招聘
雜志
會展
EETV
百科
問答
電路圖
工程師手冊
Datasheet
100例
活動中心
E周刊閱讀
樣片申請
EEPW首頁
>>
主題列表
>> fpga+arm
fpga+arm
文章
最新資訊
燦芯半導體獲得ARM IP 授權
國際領先的ASIC設計公司及一站式服務供應商,燦芯半導體(上海)有限公司(以下簡稱“燦芯半導體”)今日宣布,燦芯半導體與ARM簽署了一份長期協議,將被授權使用ARM的IP工具包,其中包括ARM? Cortex?, ARM9/11?和Mali?系列處理器﹑以及CoreSight?調試追蹤技術和與AMBA?兼容的系統設計IP。
關鍵字:
ARM
燦芯半導體
基于FPGA的CMI編碼系統設計
摘要:提出了一種基于FPGA并利用Verilog HDL實現的CMI編碼設計方法。研究了CMI碼型的編碼特點,提出了利用Altera公司CycloneⅡ系列EP2C5Q型號FPGA完成CMI編碼功能的方案。在系統程序設計中,首先產生m序列,然后程序
關鍵字:
FPGA
CMI
編碼
系統設計
FPGA實現時分多址的一種改進型方法
摘要:利用FPGA實現時分多址的方法有很多種,但大多數方法都對FPGA芯片資源的占用非常巨大。針對這一問題,提出一種改進型方法來實現時分多址。通過使用FPGA芯片內部的雙口隨機訪問存儲器(雙口RAM),利用同一塊RAM采
關鍵字:
FPGA
時分
多址
改進型
基于FPGA的數據采集系統的設計與實現
摘要:基于FPGA和USB2.0的技術方案,設計了一種高速化和集成化的數據采集系統。該系統是以Altera公司的FPGA芯片EP2C5T144為主控芯片,以Cypress公司的EZ-USB FX2芯片為傳輸手段設計實現的。首先詳細介紹了整體系統的
關鍵字:
FPGA
數據采集系統
基于FPGA+DSP的雷達高速數據采集系統的實現
摘要:激光雷達的發射波及回波信號經光電器件轉換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點,對其進行低速數據采集存在數據精度不高等問題。同時,A/D轉換器與數字信號處理器直接連接會導致數據傳輸不
關鍵字:
FPGA
DSP
雷達
高速數據
數字基帶傳輸系統的FPGA設計與實現
摘要:為了提高系統的集成度和可靠性,降低功耗和成本,增強系統的靈活性,提出一種采用非常高速積體電路的硬件描述語言(VHDL語言)來設計數字基帶傳輸系統的方法。詳細闡述數字基帶傳輸系統中信號碼型的設計原則,數
關鍵字:
FPGA
數字基帶
傳輸系統
Altera有望2012年成FPGA龍頭
市場分析師預測,全球營收排名第二大的可程序化邏輯組件供貨商Altera,有機會在2012年初取代該市場龍頭Xilinx躍上第一大供貨商位置。
關鍵字:
Altera
FPGA
FPGA實現IRIG-B(DC)碼編碼和解碼的設計
為達到IRIG-B碼與時間信號輸入、輸出的精確同步,采用現代化靶場的IRIG-B碼編碼和解碼的原理,從工程的角度出發,提出了使用現場可編程門陣列(FPGA)來實現IRIG-B碼編碼和解碼的設計方案和體系結構,設計中會涉及到幾個不同的時鐘頻率,FPGA對時鐘的同步性具有靈活性、效率高、且功耗低。抗干擾性好的特點。結果表明,FPGA能夠確保為從設備提供同源的時鐘基準,使時鐘與信號的延遲控制在200 ns以內,從而得到了IRIG-B碼與時間精確同步的效果。
關鍵字:
IRIG-B
FPGA
DC
編碼
基于FPGA與DSP的雷達高速數據采集系統
激光雷達的發射波及回波信號經光電器件轉換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點,對其進行低速數據采集存在數據精度不高等問題。同時,A/D轉換器與數字信號處理器直接連接會導致數據傳輸不及時,影響系統可靠性、實時性。針對激光雷達回撥信號,提出基于FPGA與DSP的高速數據采集系統,利用FPGA內部的異步FIFO和DCM實現A/D轉換器與DSP的高速外部存儲接口(EMIF)之間的數據傳輸。介紹了ADC外圍電路、工作時序以及DSP的EMIF的設置參數,并對異步FIFO數據讀寫進行仿真,結合硬件結構詳細地
關鍵字:
FPGA
DSP
雷達
高速數據
高精度DDFS信號源FPGA實現
為進行高精度信號源的設計,同時降低設計成本,以Cyclone II系列低端FPGA為核心,利用直接頻率合成技術,對正弦信號等數據進行1/4周期壓縮存儲到ROM中,在外部時鐘頻率為50 MHz,實現了正弦信號源的設計,同時,實現三角波、鋸齒波、矩形脈沖及2-ASK、2-PSK和2-FSK等數字調制信號,系統還具有掃頻、指定波形次數等功能。仿真結果表明,信號源精度高,頻率調整步進可達0.034 92 Hz,頻率范圍為0.034 92 Hz~9.375 MHz,制作成本低,功能豐富。
關鍵字:
DDFS
FPGA
高精度
信號源
ARM成行業最貴收購對象
據國外媒體報道,受iPhone銷售旺盛的帶動,ARM控股公司的股價快速飆升,使得該公司成為自2006年以來半導體行業最昂貴的收購對象。
關鍵字:
ARM
芯片
ARM股價下跌8.4%
北京時間3月10日晚間消息,英國芯片設計商ARM股票周四在倫敦證券交易所下挫8%,為五個月以來的最大跌幅。 周四,ARM股價在倫敦證券交易所一度報于526便士,下挫8.4%,這是自去年10月26日以來的最大跌幅。上午10點42分,ARM股價報于539便士,公司市值為73億英鎊(約合118億美元)。年初至今,ARM股票上揚27%。
關鍵字:
ARM
平板電腦
NVIDIA Denver 處理器將采用64位架構
NVIDIA老大黃仁勛近日在總部和部分媒體人士舉行了一場晚宴,借機闡述了NVIDIA的過去、現在和將來,特別是披露了代號“Project Denver”(丹佛工程)的ARM架構處理器一些情況。
關鍵字:
ARM
處理器
基于FPGA的視頻格式轉換系統設計
摘 要: 針對電視制式PAL /NTSC 信號輸出VGA 顯示格式的解決辦法,詳細講述了基于FPGA 視頻格式轉換系統的設計實現。采用Cyclone Ⅲ系列的EP3C1*84C6作為核心處理器件,實現了NTSC /PAL制式視頻的解碼、色空間轉換(
關鍵字:
系統
設計
轉換
格式
FPGA
視頻
基于
一種基于FPGA 的嵌入式塊SRAM 的設計
摘 要:文章中提出了一種應用于FPGA 的嵌入式可配置雙端口的塊存儲器。該存儲器包括與其他電路的布線接口、可配置邏輯、可配置譯碼、高速讀寫電路。在編程狀態下,可對所有存儲單元進行清零,且編程后為兩端口獨
關鍵字:
FPGA
SRAM
嵌入式
共10296條 481/687
|‹
«
479
480
481
482
483
484
485
486
487
488
»
›|
fpga+arm介紹
您好,目前還沒有人創建詞條fpga+arm!
歡迎您創建該詞條,闡述對fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。
創建詞條
fpga+arm電路
基于FPGA的多路信號智能集成測控系統設計
基于FPGA的智能小車設計
基于FPGA的可見光及近紅外微型光譜儀研制
基于AD9129的寬帶信號源設計
fpga+arm相關帖子
FPGA配置
RDMA開發之必要性
RDMA高速通信四種子協議
RDMA簡介1之RDMA開發必要性
RDMA簡介5之RoCEv2隊列
RDMA簡介4之四種子協議
RDMA簡介3之四種子協議對比
RDMA簡介2之技術優勢分析
fpga+arm資料下載
FPGA實操2:基于UDP協議和FPGA的點到點數據傳輸方案
FPGA實操:如何使用FPGA實現低成本網絡數據傳輸存儲系統
寫給小白們的FPGA入門設計實驗-打包合集資料
FPGA從0到1學習資料集錦
ARM 機器學習 中文資料
你好 FPGA:一本 可以聽的入門書
ARM嵌入式系統如何學習
Lattice ECP5和ECP5-5G FPGA系列
fpga+arm專欄文章
在NXP iMX8QM上使用 Jailhouse
通過 Docker 部署測試 CODESYS PLC示例
Yocto meta-toradex-security layer 創建獨立數據分區
NXP iMX8QM 通過 SCFW 隔離 AP_M4 核資源
ARM、MIPS與RISC-V指令集有什么區別?
上手測試 Hailo:在 Toradex 模塊上加速邊緣 AI
Yocto Linux 量產 BSP 鏡像定制
Verdin AM62 引腳復用配置
熱門主題
樹莓派
linux
關于我們
-
廣告服務
-
企業會員服務
-
網站地圖
-
聯系我們
-
征稿
-
友情鏈接
-
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473