久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

利用 Virtex-5 SXT 的高性能 DSP 解決方案

  •   二十多年來,FPGA 為世人提供了最靈活、適應性極強、快速的設計環境。早期的 DSP 設計人員發現,可將一種可再編程的門海用于數字信號處理。如果把內置到 FPGA 架構中的乘法器、加法器和累加單元結合起來,就可以利用大規模并行計算實現有效的濾波器算法。   在未加工頻率性能方面的損失,通過并行計算得到了彌補,而且得遠大于失,可謂“失之東隅,收之桑榆”;由此獲得的 DSP 帶寬完全可與替代方案媲美。隨著時間的推移,乘法器和加法器的實施越來越高效。1998 年,Xilinx 順理成章推出了第一個集成于
  • 關鍵字: 嵌入式系統  單片機  DSP  Virtex-5  嵌入式  

基于DSP的TETRA話音編碼設計與實現

基于DSP的簡單、經濟、實用的無功補償器設計

  • 介紹了應用在風力發電機組電控系統中無功補償控制器的研制,此控制器實現基于DSP的對電網電壓和從發電機流出的電流快速、準確的檢測
  • 關鍵字: 無功  補償  設計  實用  經濟  DSP  簡單  基于  

快速實現基于FPGA的脈動FIR濾波器

  • 引言   目前,用FPGA(現場可編程門陣列)實現FIR(有限沖擊響應)濾波器的方法大多利用FPGA中LUT(查找表)的特點采用DA(分布式算法)或CSD碼等方法,將乘加運算操作轉化為位與、加減和移位操作。這些結構需要占用器件較多的LE(邏輯元件)資源,設計周期長,工作頻率低,實時性差。本文提出一種基于Stratix系列FPGA器件的新的實時高速脈動FIR濾波器的快速實現方法。利 用FGPA集成的DSP(數字信號處理器)乘加模塊定制卷積運算單元,利用VHDL(甚高速集成電路硬件描述語言)元件例化語句快
  • 關鍵字: 嵌入式系統  單片機  FPGA  脈動FIR濾波器  嵌入式  

采用FPGA的圖像采集卡的設計

  •   現代化生產和科學研究對視頻圖像采集系統的要求日益提高。傳統的圖像采集卡速度慢、處理功能簡單、采用分立元件、電路非常復雜;而且可靠性差、不易調試、不能很好地滿足特殊要求。FPGA(現場可編程門陣列)是專用集成電路中集成度最高的一種,用戶可對FPGA內部的邏輯模塊和I/O模塊重新配置,以實現用戶所需邏輯功能。用戶對FPGA的編程數據放入芯片,通過上電加載到FPGA中,對其進行初始化;也可在線對其編程,實現系統在線重構。基于FPGA技術的圖像采集主要是通過集成的FPGA開發板,使用軟件編程把圖像的采集控制程
  • 關鍵字: 嵌入式系統  單片機  FPGA  圖像采集卡  嵌入式  

利用Virtex-5 FPGA降低功耗

  • 在本文中,我將分析功耗降低所帶來的好處。還將介紹 Virtex-5 器件中所使用的多種技術和結構上的革新,它們能提供功耗最低的解決方案,并且不會在性能上有任何折扣。

  • 關鍵字: Virtex  FPGA  低功耗    

TI最高性能浮點DSP助寶利通最新SoundStructure語音會議解決方案

  •   日前,德州儀器 宣布供應商寶利通將在其最新推出的 SoundStructure 系列產品中采用 TI 浮點 DSP,實現語音會議技術更上層樓。SoundStructure 是一種安裝型音頻解決方案,實現了極高的語音清晰度與全面的立體聲回聲抵消功能,非常適合會議室、教室與遠程再現會議環境。SoundStructure 充分發揮 TI 高性能浮點 DSP TMS320C6727 提供的高精度、高速度與高性能優勢,能夠執行高強度的音頻處理與動態處理任務,實現更自然、更逼真的會議體驗。   隨著越來越多的遠
  • 關鍵字: TI  模擬技術  電源技術  DSP  模擬IC  電源  

基于FPGA的OQPSK解調器的設計與實現

  • 根據軟件無線電的思想,以FPGA器件為核心實現了OQPSK的解調,大部分功能由FPGA內部資源來實現。
  • 關鍵字: OQPSK  FPGA  解調器    

基于FPGA的多種分頻設計與實現

  • 引言   分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先這種方法可以節省鎖相環資源,再者,這種方式只消耗不多的邏輯單元就可以達到對時鐘操作的目的。 1 整數分頻器的設計 1.1 偶數倍分頻   偶數分頻器的實現非常簡單,通過計數器計數就完全可以實現。如進行N倍偶數分頻,就可以通過由待
  • 關鍵字: 嵌入式系統  單片機  FPGA  嵌入式  

基于DSP的數碼相機中的MPEG-4壓縮

  • 雖然數碼相機 (DSC) 投入市場僅幾年時間,但已經使消費類電子成像業發生了翻天覆地的變化。
  • 關鍵字: 壓縮  MPEG-4  數碼相機  DSP  基于  

基于FPGA的以太網視頻廣播接收系統的設計

  • 本文介紹了一種實用的基于FPGA的以太網視頻廣播接收系統,由于采用了FPGA技術,使得系統結構簡單,可靠性高。
  • 關鍵字: FPGA  以太網  視頻廣播  接收系統    

基于DSP的單相精密電源硬件設計

  • 以TMS320V33為核心作為信號生成和處理元件,配以相應的外圍電路完成幅度、頻率、相位的控制、報警、顯示等一系列功能。
  • 關鍵字: 硬件  設計  電源  精密  DSP  單相  基于  

基于FPGA系統易測試性的研究

  • 引 言   現代科技對系統的可靠性提出了更高的要求,而FPGA技術在電子系統中應用已經非常廣泛,因此FPGA易測試性就變得很重要。要獲得的FPGA內部信號十分有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設計調試和檢驗變成設計中最困難的一個流程。另一方面,當前幾乎所有的像CPU、DSP、ASIC等高速芯片的總線,除了提供高速并行總線接口外,正迅速向高速串行接口的方向發展,FPGA也不例外。每一條物理鏈路的速度從600 Mbps到10 Gbps,高速I/O的測試和驗證更成為傳統專注于FPG
  • 關鍵字: 嵌入式系統  單片機  測試  測量  FPGA  測試測量  

如何采用FPGA協處理器實現算法加速

  • 本文主要研究了代碼加速和代碼轉換到硬件協處理器的方法。
  • 關鍵字: FPGA  協處理器  算法    

杭州晟元推出基于DSP的指紋識別芯片

  • 杭州晟元芯片技術有限公司利用其在圖像處理和指紋識別領域的先進技術推出了一款高性能DSP控制器――PS1802全內置DSP-SOC芯片。     該芯片典型工作頻率為120Hz,峰值處理能力高達480MIPS,內嵌156KBRAM及96KBROM,外圍接口豐富包括USB、UART、SPI、I2C等,峰值功耗低于150mW,采用64LQFP封裝,廣泛應用于工業控制、圖像處理等領域,非常適合于指紋生物識別,并獲得多項國家發明專利。   &nb
  • 關鍵字: 嵌入式系統  單片機  DSP  指紋識別芯片  嵌入式  
共9970條 609/665 |‹ « 607 608 609 610 611 612 613 614 615 616 » ›|
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473