首頁 > 新聞中心 > 設(shè)計應(yīng)用
較詳細地闡述不同邏輯電平的接口原理。以低壓CPLD EPM7512A為例,給出在混合電壓系統(tǒng)中的具體設(shè)計方案。......
介紹了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特點,給出了用ACEX 1K系列器件EP1K10TC144-1實現(xiàn)數(shù)字頻率合成器的工作原理、設(shè)計思路、電路結(jié)構(gòu)和仿真結(jié)果。......
提出了一種基于ISP技術(shù)實現(xiàn)高速數(shù)據(jù)采集的方法,給出了使用VHDL語言和原理圖完成數(shù)據(jù)采集模塊中地址發(fā)生器和比較電路的部分邏輯設(shè)計,只要將所設(shè)計的程序下載到可編程器件ispLSI2032中即可實現(xiàn)預(yù)期功能。......
介紹了Lattice公司生產(chǎn)的在系統(tǒng)可編程通用數(shù)字開關(guān)芯片ispGDS14的內(nèi)部結(jié)構(gòu)和性能特點,并通過實例說明了在GDS開發(fā)環(huán)境下對ispGDS14進行編程的方法。......
介紹了基于可編程邏輯器件CPLD和直接數(shù)字頻率合成技術(shù)(DDS)的三相多波形函數(shù)發(fā)生器的基本原理,并在此基礎(chǔ)上給出了基于CPLD的各模塊設(shè)計方法及其VHDL源程序。......
文中在以PC機作為邊界掃描測試向量生成和故障診斷的基礎(chǔ)上,對單芯片――EPM9320LC84的印刷電路板故障診斷進行了一些討論。......
分析軟處理器MicroBlaze的體系結(jié)構(gòu),給出MicroBlaze內(nèi)核在軟件無線電系統(tǒng)中的應(yīng)用,實現(xiàn)SOPC(可編程系統(tǒng)芯片)。 ......
Stratix II FPGA:成功的90nm開發(fā)和推出案例研究......
簡要介紹了Device Engineering公司的DEI1016芯片的功能,詳細說明了利用DEI1016芯片實現(xiàn)ARINC429協(xié)議數(shù)據(jù)通訊系統(tǒng)的設(shè)計方法。......
采用VHDL語言和圖形輸入設(shè)計方法,給出了用CPLD在遠程多路數(shù)據(jù)采集系統(tǒng)中實現(xiàn)地址譯碼、串口擴展、模塊測試、模數(shù)轉(zhuǎn)換以及高位數(shù)據(jù)處理等功能的具體方法,同時簡要介紹了遠程多路數(shù)據(jù)采集系統(tǒng)的工作原理及軟、硬件框架。......
43.2%在閱讀
23.2%在互動