久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的高階QAM調制器的實現

基于FPGA的高階QAM調制器的實現

作者: 時間:2009-08-06 來源:網絡 收藏

  用相位累加器輸出的數據作為波形存儲器(ROM)的相位取樣地址,這樣就可以把存儲在波形存儲器內的波形抽樣值經查找表查出,完成相位到幅值轉換。ROM設計的關鍵問題是進行初始化,就是將正弦波的二進制幅度碼按一定的格式輸入到存儲器初始化(.mif)文件,此文件可以C語言或者Matlab語言程序生成。

  DDS系統輸出信號的頻率為f0=fclk×M/2N,頻率分辨率為△f=fclk/2N,當M=2N-1時,DDS最高的基波合成頻率為f0max=fclk/2。對于本系統,時鐘頻率fclk=155.520 MHz,N取12。仿真結果如圖4所示。

基于FPGA的高階QAM調制器的實現


  由于兩個正交本振的形成是通過Madab運算得到的查找表,所以由DDS得到的載頻不存在幅度差異,理論上其正交性也完全可以得到保證,但由于存儲精度的影響,存在量化誤差。

  4 系統設計與仿真

  根據以上各模塊單元的設計,構成64的頂層文件如圖5所示。運用QuartusⅡ及Matlab軟件實現64仿真,仿真結果如圖6所示。

基于FPGA的高階QAM調制器的實現

基于FPGA的高階QAM調制器的實現

  5 結 語

  本文介紹了用實現全數字高階的思想和方法,采用原理圖和Verilog語言,用可編程芯片StratixⅡ系列中的EP2S30F484C3實現了整個設計,結果表明符合設計要求。為進一步的研究和設計全數字高階QAM系統打下了良好的基礎。


上一頁 1 2 3 下一頁

關鍵詞: FPGA QAM 調制器

評論


相關推薦

技術專區

關閉